國產(chǎn)PSRAM芯片CSS1604L發(fā)表時間:2024-05-21 17:19 CSS1604L的這一特性是一個高速、低針腳計數(shù)的接口PSRAM芯片。它有4個SDR I/O引腳,并在SPI(串行外圍接口)或QPI(四外圍接口)模式下運行,頻率最高可達133 MHz。存儲器的數(shù)據(jù)輸入(A/DQ)依賴于時鐘(CLK)來鎖存所有指令、地址和數(shù)據(jù)。它最適合用于低功耗便攜式、可穿戴設(shè)備和物聯(lián)網(wǎng)(物聯(lián)網(wǎng))的應(yīng)用。它集成了一個無縫的自管理的刷新機制。因此,它不需要支持從系統(tǒng)主機刷新DRAM。自刷新特性是一種特殊的設(shè)計,以最大化內(nèi)存讀取操作的性能。 CSS1604L凱芯PSRAM芯片,SPI/QPI產(chǎn)品包括一個用于啟動自初始化過程的片上電壓傳感器。當(dāng)VDD達到最小VDD或以上的穩(wěn)定水平時,設(shè)備將需要150μs和用戶發(fā)布的復(fù)位操作(見第16節(jié))來完成其自定化過程。從功率斜坡開始到150μs周期結(jié)束,CLK應(yīng)保持LOW,CE#應(yīng)保持HIGH(軌道VDD在200 mV范圍內(nèi)),而SI/SO/SIO[3:0]應(yīng)保持LOW。在設(shè)備重置tRST≧50ns周期后,設(shè)備已準(zhǔn)備好正常運行。 上一篇PSRAM芯片選型
下一篇PSRAM 是什么?
|